计算机组成原理 东北大学

内容简介:
“计算机组成原理”课程是一门重要的计算机技术基础课。学习本课程可以使学生掌握计算机硬件各子系统的组成原理及实现技术,建立计算机系统的整体概念.,本课程为组成原理教学内容提供了一个新的视角,去除错综繁杂的“枯枝”,保留具有前沿性、经典性和应用性极强的精干内容,激发学生学习的兴趣。
价格:
免费
课程介绍
第1周 从0到1 0.1 课程计划 课程计划
第1周 从0到1 0.2 课程研究范围 课程研究范围
第1周 从0到1 0.2 课程研究范围 课程研究范围
第1周 从0到1 1.1 控制复杂性的艺术 控制复杂性的艺术
第1周 从0到1 1.2 数制系统 数制系统基础
第1周 从0到1 1.2 数制系统 数制转换
第2周 二进制 1.3 信息表示 计算机中信息的表示
第2周 二进制 1.3 信息表示 计算机做减法为什么不需要减法器
第2周 二进制 1.3 信息表示 数据的补码表示与求补
第2周 二进制 1.4 逻辑代数基础 逻辑代数基础
第2周 二进制 1.5 数字抽象 数字抽象
第2周 二进制 1.6 功耗问题 功耗问题
第3周 组合逻辑设计 2.1 组合逻辑基础 组合逻辑电路的组成
第3周 组合逻辑设计 2.1 组合逻辑基础 布尔代数表达式
第3周 组合逻辑设计 2.2 布尔代数 布尔代数
第3周 组合逻辑设计 2.3 用卡诺图化简逻辑 用卡诺图化简逻辑
第4周 时序逻辑设计 3.1 具有记忆功能的电路 3.1 具有记忆功能的电路
第4周 时序逻辑设计 3.2 同步时序逻辑设计 3.2 同步时序逻辑设计
第4周 时序逻辑设计 3.3 时序逻辑电路的时序 3.3 时序逻辑电路的时序
第4周 时序逻辑设计 3.4 并行 3.4 并行
第5周 硬件描述语言 4.1 HDL应用背景知识 4.1 HDL应用背景知识
第5周 硬件描述语言 4.2 HDL基础 4.2 HDL基础
第5周 硬件描述语言 4.3 深入HDL 4.3 深入HDL
第5周 硬件描述语言 4.4 HDL测试程序 4.4 HDL测试程序
第6周 常见数字模块 5.1 加法器 5.1 加法器
第6周 常见数字模块 5.2 常见数字模块 5.2 常见数字模块
第6周 常见数字模块 5.3 单精度定点乘法器 5.3.1 原码一位乘法器
第6周 常见数字模块 5.3 单精度定点乘法器 5.3.2 原码两位乘法器
第6周 常见数字模块 5.4 单精度定点除法器 5.4 单精度定点除法器
第7周 复杂逻辑模块 5.5 浮点数 5.5.1 浮点数表示
第7周 复杂逻辑模块 5.5 浮点数 5.5.2 浮点数运算
第7周 复杂逻辑模块 5.6 存储器 5.6.1 存储器阵列
第7周 复杂逻辑模块 5.6 存储器 5.6.2 RAM与ROM
第7周 复杂逻辑模块 5.6 存储器 5.6.3 使用存储器阵列的逻辑
第7周 复杂逻辑模块 5.7 逻辑阵列 5.7 逻辑阵列
第8周 体系结构 6.1 体系结构 6.1 体系结构
第8周 体系结构 6.2 存储器大小端问题 6.2 存储器大小端问题
第8周 体系结构 6.3 MIPS汇编语言 6.3 MIPS汇编语言
第8周 体系结构 6.4 MIPS机器语言 6.4 MIPS机器语言
第8周 体系结构 6.5 使用MIPS汇编语言编程 6.5 使用MIPS汇编语言编程
第8周 体系结构 6.6 MIPS寻址方式 6.6 MIPS寻址方式
第8周 体系结构 6.7 生成可执行文件 6.7 生成可执行文件
第9周 微结构 7.1 性能分析 7.1 性能分析
第9周 微结构 7.2 单周期处理器 7.2.1 单周期处理器数据路径设计
第9周 微结构 7.2 单周期处理器 7.2.2 单周期处理器控制器设计
第9周 微结构 7.3 多周期处理器 7.3.1 多周期处理器数据路径设计
第9周 微结构 7.3 多周期处理器 7.3.2 多周期处理器控制器设计
第9周 微结构 7.4 流水线处理器冲突问题 7.4 流水线处理器冲突问题
第10周 存储器系统 8.1 多层次的储存体系结构 8.1 多层次的储存体系结构
第10周 存储器系统 8.2 存储器系统性能分析 8.2 存储器系统性能分析
第10周 存储器系统 8.3 Cache 8.3.1 Cache 工作原理
第10周 存储器系统 8.3 Cache 8.3.2 Cache地址映射及变换
第10周 存储器系统 8.3 Cache 8.3.3 Cache替换策略与写操作策略
第10周 存储器系统 8.4 虚拟存储器 8.4 虚拟存储器
第1周 从0到1 0.2 课程研究范围 课程研究范围
课程参数
课程评论

暂无课程评论信息 [发表课程评论]

课程咨询

暂无课程咨询信息 [发表课程咨询]